Semi-process
-
반도체 공정 #8 Deposition - ALD (Atomic Layer Deposition)Semi-process 2022. 3. 6. 16:49
ALD(Atomic Layer Deposition) 원자층을 번갈아가며 한층씩 증착하는 구조. 반응 기체들이 자기 제한적 반응을 진행한다. (Self-limiting reaction) = 반응물과 표면에서만 반응이 일어나고 반응물 간의 반응은 일어나지 않는다. 화학 흡착(Chemisorption), 표면 반응(Surface Reaction), 부산물 탈착(by-product Desobtion)의 반응을 기본으로 한다. ALD Process 1. Put gas A in to the chamber - Reaction - purge gas A 2. Put gas B in to the chamber - Reaction - purge gas B Each process is independent!! Purge: A..
-
반도체 공정 #7 Deposition - CVDSemi-process 2022. 2. 25. 22:45
이번에는 지난 시간에 이어 Depo 그 두번째 CVD(Chemical Vapor Deposition)을 공부 할 생각이다. CVD(Chemical Vapor Deposition) 기체 상태의 source를 공급하여, 기판 또는 표면에서의 화학반응에 의하여 박막을 형성하는 기술 열 인가 혹은 Plasma를 형성하여 높은 반응성의Radical 생성 기판에서 화학 반응을 일으켜 박막을 형성한다. CVD 반응 Mechanism ①~② : 가스의 유입 확산 Reactant Gas가 들어오고 확산을 통해서 기판 근처 까지 유입 된다. 이때 가스의 Flow는 크게 2가지인 난기류라고 불리는 Turbulance flow와 부드럽게 유입되는 laminar flow가 있고, CVD는 박막의 conformity를 위해서 G..
-
반도체 공정 #6 Deposition - PVDSemi-process 2022. 2. 13. 18:15
Thin Film Process (박막 공정의 정의) 박막: 보통 1μm 이하의 얇은 '막'을 의미한다. if) More than 1μm = 후막 Wafer 위에 원하는 원자/분자 단위의 물질을 입혀 원하는 전기적 특성을 지니게 하는 일련의 과정. Depo is spray paticle on wafer!! (Not part section but all surface wafer) So) Need to after Patterning process There are two depo method → 1.CVD (Chemical Vapor Deposition) / 2.PVD (Physical Vapor Deposition) Necessity to make Thin Film (박막의 필요 조건) 1. Great m..
-
반도체 공정 #5 EthchingSemi-process 2022. 2. 7. 00:11
Ethching 감광막 현상 공정이 끝난 후 감광막 밑에 길러진 또는 박막들을 공정 목적에 따라 부분적으로 제거하는 기술 감광제에 패턴이 형성된 후, 감강제의 패턴을 실제 박막으로 옮기는 과정이며 불필요한 부분을 제거하는 공정이다. Etching 종류 1. Wet etch 용액성 화학 약품을 이용한다(산or염기, HF dip) Wafer 전면 식각에 주로 사용한다. 생산성이 높고, 비용이 저렴하다. 가공의 정밀도가 낮다. 횡방향으로도 깎이기 때문에 Under cut 이 발생한다. 2. Drt etch 가스 선택과 조절이 쉽다. 이방성, 등방성 식각이 가능하다. 밀착성 유지가 쉽다. 식각의 종말점을 확인, 검출이 가능하다. Etching공정 중요 고려사항 1. Uniformity: 균일하게 에칭을 진행..
-
반도체 공정 #4 PhotolithographyⅡ EUV & Process issue +αSemi-process 2022. 2. 2. 16:55
EUV(Extreme Ultra Violet) 다층 유리를 통한 파장에서 광 및 마스크의 반사를 활용하는 기술로, 극 자외선 파장을 이용 다층 코딩한 거울을 통해 상을 축소시키는 역할 거울은 총 4개로 구성 되며, (Paraboloid1, Ellipsoid2, Plane mirror1 으로 구성되어진다) Chamber안은 진공 상태를 유지시켜 줘야한다. (모든 물질에 흡수가 잘되기 때문에) EUV 사용의 장점 1. λ 감소 → 해상도 극대화 (7nm) 기존의 (Arf + immersion + QPT 는 10nm의 λ 값을 가짐) 2. 작은 횟수의 패터닝으로 구현이 가능하다 → 공정수 대폭감소 EUV 사용의 단점 1. Arf 장비의 2배 가격 2. 흡수를 막기 위해 장비내 진공 상태를 만들어야 한다. 3...
-
반도체 공정 #3 - PhotolithographySemi-process 2022. 2. 1. 14:37
What is Photolithography Mask 상에 설계된 패턴을 웨이퍼 상에 구현하는 기술 Photolithography 순서 1. Pattern이 형성된 mask에 2. mask를 통과하도록 특정한 빛을 조사하여 3. 감광제가 도포되어 있는 wafer 상에 노광 ※필수 구성 요소 - Mask, 빛, 감광제(Photoresist) Mask - wafer에 형성하고자 하는 pattern이 그려진 판 빛 - 감광제의 화학 반응을 일으키는 역할, 특정 파장대 영역의 빛을 사용 감광제 - 특정 파장대 영역 빛 - 광화학 반응, 현상 공정을 통해 Pattern 형성 Photoresist(감광제) 빛을 조사하였을 때 특정한 형태로 분자 구조가 바뀌는 물질 - 특정 현상액에 선택적 용해가 가능 (Wet et..
-
반도체 공정 #2 - OxidationSemi-process 2022. 1. 30. 23:26
Oxidation(산화공정) Furnace를 이용하여 Si 일부를 치환, SiO2를 성장시키는 방법. 고온(600~1200도)에서 Si를 산소(O2)/수증기(H2O)에 노출시키면 얇고 균일한 SiO2 성장가능. Si to SiO2 의 merit 1. 잘자란다 2. 잘붙어있다(Good adhesion) 3. 잘 차단한다 (외부물질) 4. 다른물질 매칭시 잘견딘다. 5. HF로 Selectivity 하게 녹일 수 있다. 6. 절연성이 좋다. 7. Interface defect low (계면에서 결합이 적다.) 8. Duration good (오래 지속) SiO2 사용하는 곳 1. Diffusion mask 2. Surface passivation (보호) 표면에는 dangling bond가 존재하는데 이를 ..
-
반도체 공정 #1- Preview & Clean roomSemi-process 2022. 1. 29. 23:47
반도체 산업에 있어서 반도체 소자 분석만큼 중요한 과정중 하나인 반도체 공정에 대해 살펴보려고 한다. 반도체는 대표 8대 공정이 존재하는데 크게보면 다음과 같다. 8대 공정은 각 공정 하나하나가 매우 중요한 과정이고, 반도체 관련 기업에 취직하기 위해서는 이 공정들을 자세히 ㅅㄹ펴볼 필요가 있다. Fab 8대 공정에서는 기본적인 소재로 쓰이는 wafer을 준비한 상태로 공정에 들어가며, EDS Test, Assembly, Final test를 거친다. 이들의 최종 목표는 좋은 수율이 발생되게 하는 것이다. Fab 공정의 특징 1. 공정흐름도에 의해 진행 = Step의 수가 수백이다. 2. 8대 공정을 반복적으로 진행한다. 3. 계측과 검사를 하는 step가 존재한다. 4. 작게는 FEOL, BEOL로 크..